You are in the accessibility menu

Please use this identifier to cite or link to this item: http://acervodigital.unesp.br/handle/11449/87282
Title: 
TAB2VHDL: um ambiente de síntese lógica para máquinas de estados finitos
Author(s): 
Tancredo, Leandro de Oliveira
Institution: 
Universidade Estadual Paulista (UNESP)
Abstract: 
  • Este trabalho apresenta uma nova ferramenta de síntese para projetos de sistemas digitais denominada TAB2VHDL. A partir da descrição em diagrama de transição de estados de uma máquina finita, representada no modelo de Mealy, é gerada uma descrição otimizada do sistema na linguagem de VHDL. Elimina-se dessa forma a tarefa árdua com detalhes de projeto. A TAB2VHDL foi comparada com duas outras ferramentas disponíveis comercialmente. Foram projetados diversos chip-set de códigos de transmissão digital utilizados no setor de telecomunicações. Os resultados comprovaram o desempenho satisfatório com relação ao custo de implementação, ao tempo de execução e uso de memória.
  • This paper presents a new synthesis tool for digital system projects called TAB2VHDL. From the description in states transition diagram of a finite machine, represented in Mealy's model, an optimized system description in VHDL language is generated. Therefore, it is eliminated an arduous task with project details. The TAB2VHDL was compared with two other available commercial tools. It was projected a sort of chip-set digital transmission codes, used in telecommunication sector. The results proved the satisfactory performance related to the implementation cost, to the time of execution and memory use.
Issue Date: 
19-Sep-2002
Citation: 
TANCREDO, Leandro de Oliveira. TAB2VHDL: um ambiente de síntese lógica para máquinas de estados finitos. 2002. xiii, 122 f. Dissertação (mestrado) - Universidade Estadual Paulista, Faculdade de Engenharia de Ilha Solteira, 2002.
Time Duration: 
xiii, 122 f. : il.
Publisher: 
Universidade Estadual Paulista (UNESP)
Keywords: 
  • Circuitos integrados - Simulação por computador
  • Circuitos integrados digitais
  • VHDL (Linguagem descritiva de hardware)
  • C (Linguagem de programação de computador)
  • Telecomunicações - Processamento de mensagens
  • FPGA
  • FSM
  • VHDL
  • HDL
  • Logic Synthesis
URI: 
Access Rights: 
Acesso aberto
Type: 
outro
Source:
http://repositorio.unesp.br/handle/11449/87282
Appears in Collections:Artigos, TCCs, Teses e Dissertações da Unesp

There are no files associated with this item.
 

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.