Please use this identifier to cite or link to this item:
http://acervodigital.unesp.br/handle/11449/29081
Full metadata record
DC Field | Value | Language |
---|---|---|
dc.contributor.author | Oliveira, Tiago de | - |
dc.contributor.author | Marranghello, Norian | - |
dc.date.accessioned | 2014-05-20T15:14:10Z | - |
dc.date.accessioned | 2016-10-25T17:48:06Z | - |
dc.date.available | 2014-05-20T15:14:10Z | - |
dc.date.available | 2016-10-25T17:48:06Z | - |
dc.date.issued | 2009-03-01 | - |
dc.identifier | http://dx.doi.org/10.1590/S0103-17592009000100002 | - |
dc.identifier.citation | Sba: Controle & Automação Sociedade Brasileira de Automatica. Sociedade Brasileira de Automática, v. 20, n. 1, p. 20-30, 2009. | - |
dc.identifier.issn | 0103-1759 | - |
dc.identifier.uri | http://hdl.handle.net/11449/29081 | - |
dc.identifier.uri | http://acervodigital.unesp.br/handle/11449/29081 | - |
dc.description.abstract | Uma arquitetura reconfigurável e multiprocessada para a implementação física de Redes de Petri foi desenvolvida em VHDL e mapeada sobre um FPGA. Convencionalmente, as Redes de Petri são transformadas em uma linguagem de descrição de hardware no nível de transferências entre registradores e um processo de síntese de alto nível é utilizado para gerar as funções booleanas e tabelas de transição de estado para que se possa, finalmente, mapeá-las num FPGA (Morris et al., 2000) (Soto and Pereira, 2001). A arquitetura proposta possui blocos lógicos reconfiguráveis desenvolvidos exclusivamente para a implementação dos lugares e das transições da rede, não sendo necessária a descrição da rede em níveis de abstração intermediários e nem a utilização de um processo de síntese para realizar o mapeamento da rede na arquitetura. A arquitetura permite o mapeamento de modelos de Redes de Petri com diferenciação entre as marcas e associação de tempo no disparo das transições, sendo composta por um arranjo de processadores reconfiguráveis, cada um dos quais representando o comportamento de uma transição da Rede de Petri a ser mapeada e por um sistema de comunicação, implementado por um conjunto de roteadores que são capazes de enviar pacotes de dados de um processador reconfigurável a outro. A arquitetura proposta foi validada num FPGA de 10.570 elementos lógicos com uma topologia que permitiu a implementação de Redes de Petri de até 9 transições e 36 lugares, atingindo uma latência de 15,4ns e uma vazão de até 17,12GB/s com uma freqüência de operação de 64,58MHz. | pt |
dc.description.abstract | A multiprocessed reconfigurable architecture aimed at physical implementation of Petri Nets has been developed in VHDL, and mapped onto an FPGA. Conventionally, Petri nets are described with a hardware description language at the register transfer level, and a high level synthesis process is used to generate the boolean functions and the state transition tables needed to map them onto an FPGA (Morris et al., 2000) (Soto and Pereira, 2001). The proposed architecture has reconfigurable logic blocks especially developed for the implementation of the places and transitions of the Petri net, so, neither it is necessary to translate the Petri net model to obtain descriptions at intermediate abstraction levels, nor a synthesis process to map the net onto the architecture is in order. Petri net models that can tell tokens apart as well as Petri nets with timed transitions can be implemented. The architecture comprises a reconfigurable array of processors, and a dynamic communication system connecting the processors of the array. Each processor of the array represents the behavior of a Petri net transition, and the communication system has a number of routers to direct data packets among the processors. The proposed architecture was validated on a 10,570 logic elements FPGA with Petri Nets of up to 9 transitions and 36 places, achieving 15.4ns latency and 17.12GB/s throughput with 64.58MHz clock frequency. | en |
dc.format.extent | 20-30 | - |
dc.language.iso | por | - |
dc.publisher | Sociedade Brasileira de Automática | - |
dc.source | SciELO | - |
dc.subject | Arquitetura Reconfigurável | pt |
dc.subject | FPGA | pt |
dc.subject | Síntese de Sistemas | pt |
dc.subject | Redes de Petri | pt |
dc.subject | Reconfigurable Architecture | en |
dc.subject | FPGA | en |
dc.subject | Systems Synthesis | en |
dc.subject | Petri Nets | en |
dc.title | Arquitetura multiprocessada e reconfigurável para a síntese de redes de Petri em hardware | pt |
dc.type | outro | - |
dc.contributor.institution | Universidade Estadual Paulista (UNESP) | - |
dc.description.affiliation | UNESP FEIS PPGEE | - |
dc.description.affiliation | UNESP IBILCE DCCE | - |
dc.description.affiliationUnesp | UNESP FEIS PPGEE | - |
dc.description.affiliationUnesp | UNESP IBILCE DCCE | - |
dc.identifier.doi | 10.1590/S0103-17592009000100002 | - |
dc.identifier.scielo | S0103-17592009000100002 | - |
dc.rights.accessRights | Acesso aberto | - |
dc.identifier.file | S0103-17592009000100002.pdf | - |
dc.relation.ispartof | Sba: Controle & Automação Sociedade Brasileira de Automatica | - |
dc.identifier.orcid | 0000-0003-1086-3312 | pt |
Appears in Collections: | Artigos, TCCs, Teses e Dissertações da Unesp |
There are no files associated with this item.
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.