You are in the accessibility menu

Please use this identifier to cite or link to this item: http://acervodigital.unesp.br/handle/11449/87253
Full metadata record
DC FieldValueLanguage
dc.contributor.advisorMantovani, Suely Cunha Amaro [UNESP]-
dc.contributor.authorGoulart Sobrinho, Edilton Furquim-
dc.date.accessioned2014-06-11T19:22:35Z-
dc.date.accessioned2016-10-25T18:57:15Z-
dc.date.available2014-06-11T19:22:35Z-
dc.date.available2016-10-25T18:57:15Z-
dc.date.issued2007-05-25-
dc.identifier.citationGOULART SOBRINHO, Edilton Furquim. Uma ferramenta alternativa para síntese de circuitos lógicos usando a técnica de circuito evolutivo. 2007. 82 f. Dissertação (mestrado) - Universidade Estadual Paulista, Faculdade de Engenharia de Ilha Solteira, 2007.-
dc.identifier.urihttp://hdl.handle.net/11449/87253-
dc.identifier.urihttp://acervodigital.unesp.br/handle/11449/87253-
dc.description.abstractNeste trabalho descreve-se uma metodologia para síntese e otimização de circuitos digitais, usando a teoria de algoritmos evolutivos e como plataforma os dispositivos reconfiguráveis, denominada Hardware Evolutivo do inglês- Evolvable Hardware - EHW. O EHW, tornou-se viável com o desenvolvimento em grande escala dos dispositivos reconfiguráveis, Programmable Logic Devices (PLD s), cuja arquitetura e função podem ser determinadas por programação. Cada circuito pode ser representado como um indivíduo em um processo evolucionário, evoluindo-o através de operações genéticas para um resultado desejado. Como algoritmo evolutivo, aplicou-se o Algoritmo Genético (AG), uma das técnicas da computação evolutiva que utiliza os conceitos da genética e seleção natural. O processo de síntese aplicado neste trabalho, inicia por uma descrição do comportamento do circuito, através de uma tabela verdade para circuitos combinacionais e a tabela de estados para os circuitos seqüenciais. A técnica aplicada busca o arranjo correto e minimizado do circuito que desempenhe uma função proposta. Com base nesta metodologia, são implementados alguns exemplos em duas diferentes representações (mapas de fusíveis e matriz de portas lógicas).pt
dc.description.abstractIn this work was described a methodology for optimization and synthesis of digital circuits, which consist of evolving circuits through evolvable algorithms using as platforms reconfigurable devices, denominated Evolvable Hardware (EHW). It was became viable with the large scale development of reconfigurable devices, whose architecture and function can be determined by programming. Each circuit can be represented as an individual within an evolutionary process, evolving through genetic operations to desire results. Genetic Algorithm (GA) was applied as evolutionary algorithm where this technique evolvable computation as concepts of genetics and natural selection. The synthesis process applied in this work starts from a description from the circuits behavior. Trust table for combinatorial circuits and state transition table for sequential circuits were used for synthesis process. This technic applied search the correct arrange and minimized circuit which response the propose function. Based on this methodology, some examples are implemented in two different representations (fuse maps and logic gate matrices).en
dc.description.sponsorshipCoordenação de Aperfeiçoamento de Pessoal de Nível Superior (CAPES)-
dc.format.extent82 f. : il.-
dc.language.isopor-
dc.publisherUniversidade Estadual Paulista (UNESP)-
dc.sourceAleph-
dc.subjectCircuitos integrados digitaispt
dc.subjectAlgoritmos genéticospt
dc.subjectCircuitos logicospt
dc.subjectMaquinas-ferramenta - Projetospt
dc.subjectHardware evolutivopt
dc.subjectEvolvable hardwareen
dc.subjectSynthesis of digital circuitsen
dc.subjectGenetic algorithmen
dc.subjectCombinatorial circuitsen
dc.subjectState machineen
dc.titleUma ferramenta alternativa para síntese de circuitos lógicos usando a técnica de circuito evolutivopt
dc.typeoutro-
dc.contributor.institutionUniversidade Estadual Paulista (UNESP)-
dc.rights.accessRightsAcesso aberto-
dc.identifier.filegoulartsobrinho_ef_me_ilha.pdf-
dc.identifier.aleph000503046-
dc.identifier.capes33004099080P0-
Appears in Collections:Artigos, TCCs, Teses e Dissertações da Unesp

There are no files associated with this item.
 

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.