Você está no menu de acessibilidade

Utilize este identificador para citar ou criar um link para este item: http://acervodigital.unesp.br/handle/11449/66426
Título: 
A low-voltage triode-MOSFET four-quadrant multiplier with optimized current-efficiency
Autor(es): 
De Lima, J. A.
Instituição: 
Universidade Estadual Paulista (UNESP)
ISSN: 
0271-4310
Resumo: 
A low-voltage, low-power four-quadrant analog multiplier with optimized current-efficiency is presented. Its core corresponds to a pseudodifferential cascode, gain-boosting triode-transconductor. According to a low-voltage 1.2μm CMOS n-well process, operand differential-amplitudes are 1.0Vpp and 0.32Vpp for a 1.3V-supply. Common-mode voltages are properly chosen to maximize current-efficiency to 58%. Total quiescent dissipation is 260μW. A range of PSPICE simulation supports theoretical analysis. Excellent linearity is observed on dc characteristic. Assuming a ±0.5% mismatch on (W/L) and VTH THD at full-scale is 0.93% and 1.42%, for output frequencies of 1MHz and 10MHz, respectively.
Data de publicação: 
1-Jan-2001
Citação: 
Proceedings - IEEE International Symposium on Circuits and Systems, v. 1, p. 735-738.
Duração: 
735-738
Palavras-chaves: 
  • Computer simulation
  • Energy dissipation
  • Gain control
  • Linear integrated circuits
  • MOSFET devices
  • Numerical analysis
  • Transconductance
  • Triodes
  • Current efficiency
  • Multiplying circuits
Fonte: 
http://dx.doi.org/10.1109/ISCAS.2001.921961
Endereço permanente: 
Direitos de acesso: 
Acesso restrito
Tipo: 
outro
Fonte completa:
http://repositorio.unesp.br/handle/11449/66426
Aparece nas coleções:Artigos, TCCs, Teses e Dissertações da Unesp

Não há nenhum arquivo associado com este item.
 

Itens do Acervo digital da UNESP são protegidos por direitos autorais reservados a menos que seja expresso o contrário.